您的位置:网站首页 > 电器维修资料网 > 正文 >
可处理高达6.4Gbps数据率的远端环回技术
来源: 日期:2013-12-18 14:02:33 人气:标签:
目前高性能集成电路方面正在发生的架构改变将影响半导体产品的方方面面,包括从设计到终测和封装。这一变化背后的驱动因素有两个:(1)不断增加的数据带宽需求;(2)功率管理方面的需求。这两方面的需求正在驱使设计师对出入ic的数据传输方式作出根本的改变。
设计工具和制造工艺已经改进到可用逻辑门数量已经不再是片上系统(soc)性能的限制因素了。相反,性能限制因素主要是向芯片“内核”传送数据的速度,以及功率管理和热管理。过去,可以通过增加并行总线带宽来传送较大的数据量,但这种方法在功耗、引脚数量、封装以及pcb成本等方面都有缺点。
实际上由于互联层之间的电容和电感特性,在现有的并行总线上传输高速数据时还面临一些其它限制。当线上的数据率高达约1gbps时,上升时间、抖动、通道间和分布式时钟摆率特性等这些并行总线设计中固有的问题将开始成为关键的限制因素。
这些限制因素激励着数据通信领域的数字设计工程师门在十年前就开始考虑串行技术。通过在为数不多的串行信道(图1)上实现非常高的数据率,他们发现数据量和功率预算要求都能得到满足。高速串行总线(hssb)的很多物理性能与并行总线不同。主要的差别包括:
对于发送和接收等量的数据来说所需的连接点数量更少
串行总线为点对点连接,而传统的并行总线则是多点对多点连接
串行总线为单向的数据通道,而传统的并行总线则是双向
串行总线的电压摆幅小,可以支持更高速率的数据传输
串行总线采用差分信号,克服了影响低电压摆幅的共模噪声
与传统的并行方式相比,串行的定时和数据捕获方式有根本不同
图1:采用高速串行总线的pc架构。
高速测试方面的挑战
在以不是太高的成本通过hssb提供这些呈指数式增长的传输速率方面测试公司将扮演关键的角色。像pci express i和ii、hypertransport 2.0和3.0、xaui、xdr、rapidio以及 infiniband这些高速接口将被越来越多地用来提供更高的数据率(图2)。但是,高速数据总线带来了一些很大的测试挑战,在这里,传统的功能测试和简单的可测性设计(dft)方法学不再适用。在高端自动测试设备(ate)平台上的传统“功能”测试流程能够提供很全面的测试覆盖,但这些经过生产验证的方法存在较大的缺点,比如成本较高,测试编程复杂。此外,每个引脚的成本随着高速数据应用中总线速率的升高而升高,这也使得传统的功能测试方法渐不可行。
图2:到2010年数据率将超过10 gbps,因此测试行业需要创新的测试方法来克服高速总线方面的挑战。
于是制造商们又转向能够实现更全面和成本优化的高速总线测试的环回技术(即:利用设备本身提供测试数据然后接收返回到设备的数据进行确认)。图3 给出了一个简化的pci express通道以及可能不同的环回位置,从有助于晶圆探测的纯内部环回点,到被测器件(dut)外面的环回位置。环回测试非常有效,不过实现的方式也非常重要,因为要考虑高速信号的典型损耗预算。损耗预算决定了可接受的信号劣化的程度,它通常需要考虑三个因素,即发射器,接收器和内部互联,所有这几项都将劣化信号的“眼图”,从而影响测试覆盖率。
图3:在简化的pci express单通道中可能的环回位置。
迄今为止,像“近端环回”这类替代性dft技术已经为高端消费电子和运算应用方面的测试设备带来了良好的成本效益(通过ate中的简化编程和降低投资)。目前的近端环回技术简单并具成本效益,不过在解决像抖动、信号变化以及导致测试不完整甚至漏测的协议性能等问题方面却无能为力。近端环回技术可以通过在i/o引脚之间创建通路而被设置到被测器件中。但是,在覆盖率方面,其固有的低成本和简单性将大打折扣。它没有参数测量,缺乏信号控制,具有较低的与信号完整性或误码相关的故障发现概率等。例如,一个简单的内部环回,或负载板环回,将使一个边际接收器“隐藏”在强健发射器的阴影中,并通过环回测试。在较低的速率上都存在这些不确定性的时候,如果许诺3gbps以上的覆盖率将是冒险的方式。于是,半导体制造商需要寻找新的dft技术来对影响器件和系统性能的关键变量实现灵活全面的测试。
远端环回的优点
处于两种极端之间,像远端环回这样的创新技术将dft的灵活性与较深入的功能测试诊断结合在一起。这种远端环回在credence systems公司的sapphire d-6432dft仪器中得到了有效实现。sapphire d-6432dft仪器是业界首套高速串行总线方面的集成测试解决方案。该方案结合了全速环回测试、抖动测量、注入测量,还有扫描/功能测试以及直流参数测量,所有功能都位于一个单独的插件中。更好的是,它提供了带有可编程信号劣化功能的远端环回,这为测试工程师赋予了很大的灵活性,使得他们可以将dut dft/图形产生器插入到尽可能远的上游端。其结果是实现了更高的测试覆盖率(与其他环回方法相比)。图4中显示的是利用dut主图案(master pattern)产生器在一个单独的pci express通道上的一个简单实现,其中d-6432dft提供远端环回。
图4:利用内部dut dft实现数据包产生、带可编程信号劣化功能的远端环回可以完成高速通道的端到端测试。
d-6432dft提供了比同类产品高四倍的密度,为制造商提供了一项突破性的dft方法,从而大大减少了半导体器件的总成本和上市时间。与需要数倍投资却仅能测试有限几个通道的其他方案不同,d-6432dft整合了大量的功能,可以在一台仪器上测试多达16个环回对。这套仪器是与微处理器制造商advanced micro devices (amd)公司合作制造的,该公司的工程师们将获奖的sapphire平台与d-6432dft整合在一起,加快了该公司 新型产品的测试时间和上市时间。各地生产线上在用的d-6432dft仪器已有200多套,这些仪器基于验证过的sapphire平台,其全球用户数量已达上百个。
利用d-6432dft可以使dut与智能的测试设备通信,从而首次实现了高速总线的生产级测试。测试工程师在编程信号劣化性能以便器件的发射和接收通道留出更多余量方面具有很大的灵活性,还能够在一个具有成本效益的生产环境中实现抖动容差和抖动传输方面的测试。
这类环回提供了以下一些重要优点:
提供了能够侧重电压和时间域眼图的信号控制
增加了对信号完整性和误码灵敏度的测试覆盖
仪器中整合了抖动注入和抖动测量
覆盖了损耗预算所有的三个部分
接收和发射通道可以被用来向内核逻辑和协议栈提供测试向量
可以访问器件引脚实现全面的直流参数测试
很明显,呈指数式增长的总线速度给电路板的设计到生产带来了根本转变。重要的是要记住绝大多数器件都还有其他一些信号,甚至符合传统接口标准的其它总线。一些器件同时使用几种由不同协议和信令规范支持的高速总线已经是常见的事情了。实际上,正是技术和时间域的结合才使得这些器件功能如此强大,也使设计、调试和测试变得更加困难。在快节奏环境中,通过提供创新产品和解决方案来帮助用户以更低的成本和更低的风险进一步优化和加速他们的 新测试技术,测试公司将扮演重要的领导角色。
【看看这篇文章在百度的收录情况】
相关文章
- 上一篇: 电气上的“地”
- 下一篇: AT89S51单片机与RAM的接口电路设计